home *** CD-ROM | disk | FTP | other *** search
/ CD Actual 1 / PC Actual CD 01.iso / f1 / tutor1.arj / DATOS / PCI.SAC < prev    next >
Encoding:
Text File  |  1993-08-27  |  2.1 KB  |  48 lines

  1.  
  2. Tras la presentación del ▒PENTIUM▓, ▒Intel▓ ha anunciado el
  3. primer juego de componentes PCI concebido para su último
  4. desarrollo.  El juego de circuitos PCIset 82430 permite a los
  5. fabricantes desarrollar la que ya se conoce como la quinta
  6. generación de ▒PCs▓.
  7. Para facilitarles el trabajo Intel lo entrega con un extenso
  8. conjunto de herramientas de desarrollo, de especificaciones y
  9. de modelado de test.
  10.  
  11. El aumento producido en la utilización de sistemas operativos
  12. de carácter gráfico ha probocado que aumenten los cuellos de
  13. botella en la transmisión de datos entre el procesador y los
  14. perifericos gráficos (tarjetas gráficas), lo que ha hecho
  15. necesario conectar los controladores de perifericos al bus
  16. principal del procesador.
  17.  
  18. Es una arquitectura distinta a las convencionales.  Trabaja
  19. en 32 bits, a 33 MHz, mientras que ISA trabaja en 16 bits y
  20. 8 MHz de velocidad, y ▒EISA▓ y ▒MCA▓ en 32 bits y a 8 y 10 MHz
  21. respectivamente.
  22.  
  23. Se espera que soporte un caudal de transferencia de hasta 120
  24. ▒Mbytes▓ por segundo, y dispondra de conexiones de 32 y 64
  25. bits, podiendo manejar hasta 10 periféricos, y trabajando de
  26. forma concurrente.
  27.  
  28. El PCIset 82430 incluye un bus de extensión ▒ISA▓ o EISA, lo
  29. que permite a los fabircantes desarrollar sistemas que
  30. soporten tarjetas adicionales de extensión de entrada/salida
  31. dentro de los estándares de la industria.
  32. El interface ISA está integrado en un solo circuito y permite
  33. la conexión de seis slots de extensión y el EISA lo está en
  34. dos y permite la conexión de hasta ocho slots de extensión.
  35.  
  36. El PCIset 82430 incluye tambien un controlador de memoria
  37. caché para conectarla directamente al PENTIUM eliminando
  38. tiempos de espera, dos aceleradores de bus local y circuitos
  39. que se encargan de gestionar los cambios de protocolos entre
  40. el el bus del procesador y el bus PCI, lo que permite que
  41. varios buses maestros puedan transmitir datos en el bus local
  42. PCI, al tiempo que el procesador PENTIUM transfiere
  43. información con la unidad central.
  44.  
  45. Su principal competidora será la especificación
  46. ▒VESA local bus▓ nivel 2.
  47.  
  48.